Осуществляет надзор за стандартами IEEE, связанными с автоматизированным проектированием.
Комитет по стандартам автоматизации проектирования ( DASC ) — это подгруппа заинтересованных лиц, членов Института инженеров по электротехнике и электронике (IEEE) Компьютерного общества и Ассоциации стандартов . Он курирует стандарты IEEE, связанные с автоматизированным проектированием (известным как автоматизация проектирования). Он является частью Компьютерного общества IEEE . [1]
Эта группа спонсирует и разрабатывает стандарты в соответствии с политикой IEEE .
Группа начала свою деятельность летом 1984 года на конференции Design Automation Conference . Первоначально группа поддерживала VHDL как стандарт, но затем расширила сферу своего охвата на Verilog , а затем и на дополнительные области в области автоматизации проектирования.
Пройдя через период очень немногих встреч в 2004–2006 годах, который закончился некоторыми разногласиями по поводу стандартов питания (см. Common Power Format и Unified Power Format ), группа разработала новые и четкие политики и процедуры. После утверждения этих процедур в 2007 году группа начала встречаться ежемесячно посредством телеконференции. Активные встречи включают компании EDA, компании системной интеграции, электронную интеллектуальную собственность (разработчики ИС и компании полупроводников, а также лица, интересующиеся этими темами.
Начиная с 2007 года группа начала присуждать премию Ron Waxman Design Automation Standards Committee Meritorious Service Award. Эта награда была названа в честь раннего и последовательного организатора DASC Рона Ваксмана.
Первым обладателем награды в 2007 году стал Гейб Моретти.
Работа комитета
Наибольший интерес в DASC был сосредоточен вокруг стандартов проектирования и верификации на основе языка, вытекающих из ключевых стандартов языка описания оборудования VHDL и Verilog . Из них вытекали стандарты для синхронизации, синтеза, математических процедур, тестирования, питания, шифрования и метаданных для тем выше.
Группа также сосредоточила внимание на стандартах, разрабатываемых в области аналогово-смешанных сигналов, и других расширениях, обусловленных этими потребностями.
Действующие рабочие группы:
- Рабочие группы VHDL
- P1076 Справочное руководство по стандартному языку VHDL (VASG)
- P1076.1 Стандартные аналоговые и смешанные расширения VHDL (VHDL-AMS)
- P1076.1.1 Стандартные расширения аналоговых и смешанных сигналов VHDL — пакеты для поддержки нескольких энергетических доменов (StdPkgs) — эта группа теперь является частью 1076.1
- Рабочие группы SystemVerilog
- P1800 SystemVerilog : унифицированный язык проектирования, спецификации и верификации оборудования (SV-IEEE1800) [совместно с IEEE-SA CAG]
- Стандарт P1647 для языка функциональной верификации «e» (eWG)
- P1699 Стандарт языка дизайна уровней системы Rosetta (Архив WG 2013-06-15 на Wayback Machine )
- Стандарт P1734 для электронного проектирования интеллектуальной собственности (ИС) Качество (WG)
- Стандарт P1801 для проектирования и проверки маломощных ИС
Неактивные рабочие группы:
- P1076.2 Стандарт IEEE VHDL Математические пакеты (математика)
- P1076.3 Стандартные пакеты синтеза VHDL (vhdlsynth)
- Стандартная многозначная логическая система P1164 для взаимодействия с моделями VHDL (Std_logic_1164) (vhdl-std-logic)
- P1076.4 Стандартная спецификация моделирования VITAL ASIC (интегральная схема специального назначения) (VITAL) — эта группа теперь является частью 1076.
- VHDL-200x: следующая ревизия
- Комитет по проверке и анализу проблем (ISAC)
- Целевая группа по интерфейсу языка программирования VHDL (VHPI)
- Стандарт P1364 для языка описания оборудования Verilog (IEEEVerilog) — эта группа теперь является частью P1800
- Стандарт P1364.1 для синтеза уровня передачи регистра Verilog (VLOG-Synth)
- Стандарт P1481 для архитектуры открытой библиотеки интегральных схем (OLA) (IEEE1481R)
- Стандарт P1497 для стандартного формата задержки (SDF) для процесса проектирования электроники (sdf)
- Стандартный интерфейс P1499 для моделей описания оборудования электронных компонентов (OMF)
- P1577 Объектно-ориентированный VHDL (oovhdl)
- Стандарт P1603 для расширенного библиотечного формата (ALF), описывающего технологию интегральных схем (ИС), ячейки и блоки (ALF)
- P1604 Библиотека IEEE (libieee)
- Стандарт P1076.6 для синтеза уровня передачи регистра VHDL (RTL) (SIWG)
- P1666 Стандартное справочное руководство по языку System C (systemc) [совместно с IEEE-SA CAG]
- Стандарт XML SPIRIT P1685 для описания IP (IEEE-1685)
- P1735 Рекомендуемая практика шифрования и [использования прав] управления интеллектуальной собственностью (ИС) электронного дизайна (WG)
- P1778 ESTEREL v7 Стандартизация языка (WG)
- Стандарт P1850 для PSL: Язык спецификации свойств (IEEE-1850)
Проект обозначается присвоенным ему IEEE номером с префиксом «P». [2] [3]
Смотрите также
Ссылки
- ^ "The Design Automation Standards Committee". официальный веб-сайт . IEEE. Архивировано из оригинала 25 июля 2011 г. Получено 13 августа 2011 г.
- ^ "Рабочие группы DASC". Архивировано из оригинала 2009-04-12 . Получено 2013-07-10 .
- ^ "Рабочие группы DASC". Архивировано из оригинала 2013-09-01 . Получено 2013-07-10 .
- "Процедуры Комитета по стандартам автоматизации проектирования IEEE Computer Society". Комитет по стандартам автоматизации проектирования .
- Моретти, Гейб (16.03.2007). «DASC одобряет формат PAR с низким энергопотреблением». EE Times .
Внешние ссылки
- Комитет по стандартам автоматизации проектирования (DASC)
- Рабочие группы отрасли EDA