stringtranslate.com

ДЕК J-11

Микропроцессор DEC J-11

J -11 — это набор микросхем микропроцессора , реализующий архитектуру набора команд PDP-11 (ISA), совместно разработанную Digital Equipment Corporation и Intersil . Это был набор микросхем высокого класса, разработанный для интеграции производительности и функций PDP-11/70 в несколько чипов. Он использовался в PDP-11/73 , PDP-11/83 и Professional 380 .

Он состоял из микросхемы тракта данных [1] и микросхемы управления [2] в керамических безвыводных корпусах, установленных на одном керамическом гибридном двухрядном корпусе (DIP). Микросхема управления включала в себя управляющий секвенсор и микрокод ПЗУ. [2] Можно было использовать дополнительную отдельную микросхему ускорителя с плавающей точкой (FPA), которая была упакована в стандартный DIP. Микросхема тракта данных и микросхема управления были изготовлены Intersil в процессе CMOS, в то время как FPA была изготовлена ​​Digital в их процессе " ZMOS " NMOS.

Первоначально конструкция была предназначена для поддержки нескольких микросхем управления, чтобы обеспечить реализацию дополнительных инструкций, таких как набор коммерческих инструкций (CIS), но такие микросхемы управления так и не были предложены.

Клон J - 11 производился в Советском Союзе под обозначением КН1831ВМ1 . [ 3 ]

Ссылки

  1. ^ "Спецификация чипа данных J-11" (PDF) . Digital Equipment Corporation . 1 июля 1982 г.
  2. ^ ab "Спецификация микросхемы управления J-11" (PDF) . Digital Equipment Corporation. 22 июня 1982 г.
  3. ^ "Советские микропроцессоры, микроконтроллеры, микросхемы FPU и их западные аналоги". CPU-world . Получено 24 марта 2016 г.