stringtranslate.com

Архитектура с последовательным битом

В архитектуре компьютеров последовательная архитектура отправляет данные по одному биту за раз по одному проводу, в отличие от параллельной пословной архитектуры, в которой значения данных отправляются всеми битами или словом одновременно по группе проводов.

Все цифровые компьютеры, построенные до 1951 года, и большинство ранних машин с массивной параллельной обработкой данных использовали архитектуру последовательной передачи битов — это были последовательные компьютеры .

Архитектуры последовательной передачи битов были разработаны для цифровой обработки сигналов в 1960–1980-х годах, включая эффективные структуры для последовательного умножения и накопления битов. [1]

Процессор HP Nut, используемый во многих калькуляторах Hewlett-Packard, работал по бит-последовательному принципу. [2]

Если предположить, что N — произвольное целое число, то N последовательных процессоров часто будут занимать меньшую площадь ПЛИС и иметь более высокую общую производительность, чем один N-битный параллельный процессор. [3]

Смотрите также

Ссылки

  1. ^ Denyer, Peter B. ; Renshaw, David (1985). Обработка сигналов VLSI: последовательный подход. Серия VLSI systems. Addison-Wesley . ISBN 978-0-201-13306-6.
  2. ^ Смит, Эрик Л. "brouhaha" (09.08.2023). "HP-15C CE woes: 1 bug, 2 restrictions, 3 questions". MoHPC - Музей калькуляторов HP . Архивировано из оригинала 10.08.2023 . Получено 24.09.2023 .
  3. ^ Андрака., Рэймонд Дж. «Создание высокопроизводительного последовательного процессора на базе ПЛИС» (PDF) .

Внешние ссылки