stringtranslate.com

Чиплет

Чиплет [1] [2] [3] [4] это крошечная интегральная схема ( ИС ), которая содержит четко определенный подмножество функциональных возможностей. Она разработана для объединения с другими чиплетами на интерпозере в одном корпусе для создания сложного компонента, такого как компьютерный процессор. Каждый чиплет в компьютерном процессоре обеспечивает только часть общей функциональности процессора. Набор чиплетов может быть реализован в виде смешанной и подходящей сборки « Lego -подобной». Это обеспечивает несколько преимуществ по сравнению с традиционной системой на кристалле ( SoC ), которая является монолитной, поскольку состоит из одного кремниевого кристалла:

Несколько чиплетов, работающих вместе в одной интегральной схеме, могут называться многочиповым модулем , гибридной ИС , 2.5D ИС или усовершенствованным корпусом .

Чиплеты могут быть связаны с такими стандартами, как UCIe , Buch of Wires (BoW), AIB, OpenHBI и OIF XSR. [8] [9] Чиплеты, разработанные разными компаниями, должны быть разработаны с учетом возможности взаимодействия, что является сложной задачей. [10]

Термин был придуман профессором Калифорнийского университета в Беркли Джоном Вавжинеком как компонент проекта RAMP (исследовательский ускоритель для нескольких процессоров) в 2006 году [11] [12], расширенного для Министерства энергетики .

Вот типичные примеры:

Смотрите также

Ссылки

  1. ^ Brookes (25 июля 2021 г.). «Что такое чиплет?». How-To Geek . Получено 28 декабря 2021 г.
  2. ^ "Чиплет". ВикиЧип . Проверено 28 декабря 2021 г.
  3. ^ Полуинженерные "Чиплеты" Получено 5 декабря 2022 г.
  4. ^ Дон Скансен, EE Times «Чиплеты: краткая история». Получено 5 декабря 2022 г.
  5. ^ Килер. «Common Heterogeneous Integration and IP Reuse Strategies (CHIPS)». DARPA . Получено 28 декабря 2021 г.
  6. ^ Kenyon (6 апреля 2021 г.). «Гетерогенная интеграция и эволюция корпусирования ИС». EE Times Europe . Получено 28 декабря 2021 г.
  7. ^ Bertin, Claude L.; Su, Lo-Soun; Van Horn, Jody (2001). "Известно хороший кристалл (KGD)". Area Array Interconnection Handbook . SpringerLink. стр. 149–200. doi :10.1007/978-1-4615-1389-6_4. ISBN 978-1-4613-5529-8. Получено 7 октября 2022 г. .
  8. ^ «В ожидании стандартов чиплетов». 25 марта 2021 г.
  9. ^ «Действительно ли UCIe универсален?». 22 ноября 2022 г.
  10. ^ «UCIe возвращается к чертежной доске». 22 февраля 2024 г.
  11. ^ Паттерсон, ДА (март 2006 г.). "RAMP: Исследовательский ускоритель для нескольких процессоров - видение сообщества для общей экспериментальной параллельной платформы HW/SW". 2006 IEEE Международный симпозиум по анализу производительности систем и программного обеспечения . стр. 1–. doi :10.1109/ISPASS.2006.1620784. ISBN 1-4244-0186-0.
  12. ^ Вавжинек, Джон (01.05.2015). «Ускорение проектирования систем, основанных на науке, с помощью RAMP». UCB . doi :10.2172/1186854. OSTI  1186854.

Дальнейшее чтение