stringtranslate.com

Зилог Z280

Z280 в корпусе PLCC68
Процессор STEbus Z280

Zilog Z280 — это 16-битный микропроцессор, разработанный Zilog как усовершенствование архитектуры Zilog Z80 и интегрирующий улучшения из заброшенного проекта Zilog Z800 . Впервые представленный в июле 1987 года, Z280 считается коммерческим провалом.

Z280 был изготовлен в КМОП [1] , добавил блок управления памятью (MMU) для расширения диапазона адресации до 16  МБ , функции для многозадачности и многопроцессорных и сопроцессорных конфигураций и 256 байт статической ОЗУ на кристалле, настраиваемой как кэш для инструкций и/или данных, или как часть обычного адресного пространства. Он имеет огромное количество новых инструкций и режимов адресации, дающих в общей сложности более 2000 комбинаций. Он способен эффективно обрабатывать 32-битные операции с данными, включая аппаратное умножение, деление и расширение знака. Он предлагает режимы работы Supervisor и User, а также опционально отдельные адресные пространства для инструкций и данных в обоих режимах (всего четыре возможных адресных пространства). Его внутренний тактовый сигнал может быть настроен для работы на частоте, в 1, 2 или 4 раза превышающей частоту внешнего тактового сигнала (например, ЦП 12 МГц с шиной 3 МГц ). В отличие от Z80, Z280 использует мультиплексное расположение для своих шин адреса и данных. Более успешными расширениями архитектуры Z80 являются, среди прочего, Hitachi HD64180 в 1986 году и Zilog eZ80 в 2001 году.

Z280 обладал множеством передовых функций для своего времени, большинство из которых никогда больше не встречались в процессорах Zilog: [2]

Ссылки

  1. EDN 27 ноября 1986 г., стр. 133.
  2. ^ Z280 MPU Microprocessor Unit Preliminary Technical Manual (PDF) . Сан-Хосе, Калифорния : Zilog . 1989. Архивировано из оригинала (PDF) 2019-09-11 . Получено 2009-07-15 .

Дальнейшее чтение